PEB 20570
PEB 20571
List of Tables
Page
Table 82
Table 83
Table 84
Table 85
Table 86
Table 87
Table 88
Table 89
Table 90
Table 91
LNC0..3 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
LCLK0..3 Timing in Output Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . 275
LCLK0..3 Timing in Input Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 275
CLK_DSP Input Clock Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
Test Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 277
Reset and RESIND (Reset Indication) timing . . . . . . . . . . . . . . . . . . 278
CLOCKOUT Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 279
L1_CLK Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 279
XCLK Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 280
REFCLK Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
Data Sheet
2003-07-31